码的是高电平,所以对应的显示器应为共阴极显示器。考虑复杂成度,在本设计中用的是解码七段排列显示器DCDHFX,即包含译码器的七段显示器。其图形管脚如下图5所示:
f图5
U2是一个解码七段排列显示器,由1、2、3、4脚输入二进制数,就可显示数字;而U3是个译码器,和未解码的七段显示管U1也可以构成显示器,连接如上面所示。
f35校时电路
当刚接通电源或计时出现误差时,都需要对时间进行校正。校时电路实现对“时”“分”的校准。在电路中设有正常计时和校对位置。对校时的要求是,在小时校正时不影响分和秒的正常计数,在分校正是不影响秒和小时的正常计数,而且应该具有手动校时和快速校时的功能。校正电路如下图6所示:
VCC图6异或门7486N是为了保证调整小时或分时,电路其他部分还可以正常计数。开关J2是手动一次次断开和闭合来校准小时的(此时其他开关处于闭合状态;开关J2断开时,J4断开可以实现快速校准小时(此时J1和J3闭合)。开关J1是手动一次次断开和闭合来校准分的(此时其他开关处于闭合状态);同样,开关J1断开时,J4断开可以实现快速校准分(此时J2和J3处于闭合)。
f36整点报时电路
数字钟整点报时也是基本的扩展功能之一。在本设计电中路采用离整点前10秒钟内开始整点报时,即当时间在59分51秒到59分59秒期间时,报时电路报时控制信号每隔1秒钟鸣叫一次,每次持续时间为1秒,共响5次,音频为200HZ。整点报时电路的电路设计原理图如图7所示:
图7与非门1、2端分别接分显示器十分位的3和1端,当显示为5(“0101”)输出,与非门3、4端接分显示器个位的4和1端,当显示9(“1001”)输出;与非门5和6端接秒显示器十分位的3和1段,当显示为5输出,与非门7端接秒显示器个位的1端,实现出现“xxx1”时输出,即每隔两秒输出一次与非门8端接VCC。再通过反相器缓冲,与蜂鸣器相连,实现了整点报时功能。
f37定时闹钟电路
定时器定时时间的设定,可用开关分别置入0或1,就可以在其输入端得到对应的0或1,就可以再其输出端得到对应的0或1。然后与数字钟的输出端用或非门、与非门、非门和与门组成比较电路,当定时器数值与时钟的值一致时便可触动蜂鸣器使之报时。部分定时闹钟电路如图8所示:
f图8
在总设计图中,定时闹钟增加了定时显示器,开关J7断开和闭合是用来设置小时的,r