全球旧事资料 分类
,又给了各个门的传输延时,问关键路径是什么,还问给出输入,使得输出依赖于关键路径。(未知)
21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优点),全加器等等。(未知)
22、卡诺图写出逻辑表达使。(威盛VIA20031106上海笔试试题)
23、化简FABCDm1345101112131415的和。(威盛)
24、pleaseshowtheCMOSi
verterschmaticlayouta
ditscrosssectio
withPwellprocessPlotitstra
sfercurveVoutVi
A
dalsoexplai
theoperatio
regio
ofPMOSa
dNMOSforeachsegme
tofthetra
sfercurve(威盛笔试题circuitdesig
beiji
g031109)
25、Todesig
aCMOSi
vertorwithbala
cerisea
dfalltimepleasedefi
etheratio
ofcha
elwidthofPMOSa
dNMOSa
dexplai

26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)
27、用mos管搭出一个二输入与非门。(扬智电子笔试)
28、pleasedrawthetra
sistorlevelschematicofacmos2i
putANDgatea
dexplai
whichi
puthasfasterrespo
seforoutputrisi
gedgelessdelaytime。(威盛笔试题circuitdesig
beiji
g031109)
29、画出NOTNANDNOR的符号,真值表,还有tra
sistorlevel的电路。(I
fi
eo
笔试)
30、画出CMOS的图,画出towtoo
emuxgate。(威盛VIA20031106上海笔试试题)
31、用一个二选一mux和一个i
v实现异或。(飞利浦-大唐笔试)
f32、画出YABC的cmos电路图。(科广试题)
33、用逻辑们和cmos电路实现abcd。(飞利浦-大唐笔试)
34、画出CMOS电路的晶体管级电路图,实现YABCDE。(仕兰微电子)
35、利用4选1实现Fxyzxzyz’。(未知)
36、给一个表达式fxxxxxxxxxxxxxxxxx用最少数量的与非门实现(实际上就是化简)。
37、给出一个简单的由多个NOTNANDNOR组成的原理图,根据输入波形画出各点波形。(I
fi
eo
笔试)
38、为了实现逻辑(AXORB)OR(CANDD),请选用以下逻辑中的一种,并说明为什么?1)INV2)AND3)OR4)NAND5)NOR6)XOR答案:NAND(未知)
39、用与非门等设计全加法器。(华为)
40、给出两个门电路让你分析异同。(华为)
41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子)
42、ABCDE进行投票,多数服从少数,输出是F(也就是如果ABCDE中1的个数比0多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。(未知)
43、用波形表示D触发器的功能。(扬智电子笔试)
44、用传输门和倒向器搭一个边沿触发器。(扬智电子笔试)
45、用逻辑们画出D触发器。(威盛VIA20031106上海笔试试题r
好听全球资料 返回顶部