兰州理工大学
《电子技术综合训练》说明书
院系:班级:姓名:学号:时间:2014年1月15日
电气工程与信息工程学院
1
f目录
摘要3设计任务书41数字钟的构成52数字钟单元电路的设计521振荡器电路设计5225V电源的设计623时间计数单元设计6231用74LS160构成秒和分计数器电路7232用74LS160构成时计数器电路8233译码显示单元电路设计1023.4校时单元电路设计10235整点报时电路113数字钟的实现电路及其工作原理124电路的安装与调试135课程设计心得体会146参考文献15
2
f内容摘要数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的使用。因此,我们此次设计数字钟就是为了了解数字钟的原理,从而学会制作数字钟。而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及使用方法。且由于数字钟包括组合逻辑电路和时序电路。通过它可以进一步学习和掌握各种组合逻辑电路和时序电路的原理与使用方法。数字电子钟由信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路、整点报时电路等组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,利用石英晶体多谐振荡器、CD4060、74LS74来实现。将标准秒脉冲信号送入“秒计数器”,该计数器采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可以实现一天24h的累计。译码显示电路将“时、分、秒”计数器的输出状态经七段显示译码器译码,通过六位LED显示器显示出来。整点报时电路是根据计时系统的输出状态产生一个脉冲信号,然后去触发音频发生器实现报时。校r