减少跨越这一间隙的信号线数。还可以在模拟地与数字地接磁珠滤波,磁珠的高频阻抗很大,而直流电阻为零,应根据板上主要噪声的频率确定磁珠的选型。模拟地和数字地在电路板上不共地,可以利用总线插槽实现远端单点共地。2ADC模拟电路前端采用单独模拟电源供电,可以采用DCDC进行隔离。3电容与电阻元件尽量采用表贴器件,以减小引线电感,提高电源滤波能力。4印制版使用尽量宽的地线或大面积地,印制版的周边构成完整的地线回路。5小信号地线与大信号地线分开器件的接地管脚直接接地,减小了串联感抗。6对多通道并行数据采集,各通道间延迟不一致带来的非均匀采样采用各种方法补偿,使合成误差最小:a硬件电路设计为对称结构,用对称的布局和布线方式保证两路ADC通道的一致性;b系统时钟宜采用差分提供两路之间时钟偏斜差异最小。
结论
f龙源期刊网httpwwwqika
comc
通过详细分析影响高速数据采集电路性能的各种因素,包括前端电路的构成、接线与电源技术以及前置驱动放大器参数选取等,为高速数据采集电路的设计提供一个依据和参考。在具体电路布线时,应充分考虑上述相关的技术问题,合理选择元件和正确的电路布局、布线,使电路达到最佳设计性能。■
fr